Аналоговые функциональные блоки
На рис. 4.31, в показана реализация этой же схемы с помощью графического редактора PSpice Schematics. В ней использованы символы интеграторов INTEG и управляемых источников напряжения EVALUE из библиотеки символов amb.slb (см. Приложение 2 [7]). Резисторы R1, R2 на этой схеме необходимы только для соблюдения правил составления топологии схемы, согласно которым к выходным зажимам компонентов – в данном случае интеграторов – должна быть подключена нагрузка. Если это неудобно, то нужно отредактировать символ INTEGER, изменив атрибуты вывода Out (выход), изменив в разделе If unconnected (если вывод не подсоединен) значение параметра Float=UniqueNet – создать узел для подключения маркера. После этого резисторы Rl, R2 можно из схемы на рис. 4.21, в удалить.
Рис. 4.21, а) Функциональная схема моделирования системы двух дифференциальных уравнений (а), ее реализация в виде принципиальной схемы, созданной вручную (б) и с помощью PSpice Schematics (в)
Рис. 4.21, б)
Рис. 4.21, в)